Renesas a introduit la première gamme de tampons d’horloge et de multiplexeurs de l’industrie qui répondent aux spécifications strictes PCIe 6.0. Les nouveaux appareils permettront aux entreprises de construire des cartes mères et d’autres appareils qui doivent être conformes aux exigences PCIe 6.0 en matière de performances et d’intégrité du signal, mais qui sont également compatibles avec les applications PCIe 5.0.
Renesas ajoute 11 nouveaux tampons d’horloge RC190xx et quatre nouveaux multiplexeurs RC192xx qui ont une gigue additive de seulement 4fs RMS, ce qui est pratiquement silencieux, une fonctionnalité extrêmement importante pour les applications PCIe Gen6. En outre, les nouveaux tampons d’horloge présentent un délai d’entrée-sortie de 1,4 ns, un décalage de sortie de 35 ps et un taux de réjection d’alimentation (PSRR) de -80 dB à 100 kHz. Les nouvelles puces complètent les générateurs d’horloge à faible gigue 9SQ440, 9FGV1002 et 9FGV1006 de Renesas et permettent à l’entreprise d’offrir une solution de synchronisation PCIe 6.0 complète.
Une bande passante bidirectionnelle de 256 Gbit/s sur une interface à 16 voies ou une bande passante bidirectionnelle de 64 Gbit/s sur une interface à 4 voies ne sera bientôt plus nécessaire pour les cartes graphiques grand public ou les disques SSD. Mais dans le centre de données, la bande passante est primordiale. Pendant ce temps, la conception et les tests de circuits PCIe Gen 6 ultra-complexes prendront du temps, de sorte que les premiers développeurs de matériel commencent à créer de nouveaux produits, mieux c’est. Cela pourrait permettre aux développeurs de plates-formes de serveurs de nouvelle génération de commencer à concevoir des cartes mères, des accélérateurs, des cartes réseau et des SSD.
« En fournissant la première solution de synchronisation discrète pour PCIe Gen 6, Renesas permet aux clients de développer la prochaine génération de systèmes hautes performances », a déclaré Rich Wawrzyniak, analyste principal pour Semico Research dans un communiqué de Renesas. « Il sera intéressant de voir les implémentations innovantes qui résulteront de cette nouvelle capacité, en particulier si l’on considère comment les solutions pour le marché émergent des puces commencent à évoluer, avec le besoin d’augmenter la vitesse et la bande passante comme constante sous-jacente. »
Pour augmenter la bande passante totale d’un emplacement PCIe à 16 voies à 256 Gbit/s dans les deux sens, la spécification PCIe Gen 6 augmente le taux de transfert de données à 64 Gbit/s et adopte la modulation d’amplitude d’impulsion avec quatre niveaux (PAM-4) de signalisation ainsi que vers l’avant. correction d’erreurs (FEC). Un taux de transfert de données très élevé et une nouvelle méthode de codage de signal nécessitent non seulement de nouvelles améliorations logiques de la spécification (par exemple, FEC encore amélioré avec CRC), mais augmentent également les exigences de qualité des signaux d’horloge – performances de gigue d’horloge d’un sous-système PCIe Gen 6 doit être inférieur à 100fs RMS. C’est là que les tout nouveaux tampons d’horloge (également appelés pilotes d’horloge) et multiplexeurs entrent en jeu.
Le fonctionnement d’un circuit doit être synchronisé, mais parfois le signal d’horloge provenant de la même source arrive à différents registres à des moments différents en raison de longueurs de trajet différentes entre deux trajets d’horloge, ou à cause d’horloges fermées ou ondulées. Ce phénomène est appelé décalage d’horloge ou décalage de synchronisation et peut provoquer des erreurs de violation du temps de maintien. Les tampons d’horloge permettent de distribuer les horloges de manière synchrone et efficace en préservant les propriétés d’horloge du signal d’entrée, et la minimisation du bruit de gigue additif est particulièrement importante pour les sous-systèmes PCIe 6.0.
Un multiplexeur est essentiellement un commutateur à entrées multiples et à sortie unique utilisé pour la distribution du signal. Étant donné que nous avons affaire à un taux de transfert de données de 64 GTps, les MUX doivent gérer ce débit de signal et garantir des signaux propres, c’est pourquoi de tout nouveaux multiplexeurs pour les applications PCIe Gen 6 sont nécessaires.
« La synchronisation PCIe Gen6 sera au cœur des nouveaux équipements des centres de données, des réseaux à haut débit et d’autres applications », a déclaré Zaher Baidas, vice-président de la division des produits de synchronisation chez Renesas. « Comme nous l’avons fait pour les générations précédentes, Renesas fournit à ses clients la première solution de synchronisation pour activer ces nouveaux systèmes plus performants. Nos clients savent que nous avons l’expertise technique et la connaissance du marché pour garantir que leurs produits seront en mesure de répondre exigences futures également. »