Taiwan Semiconductor Manufacturing Co. (TSMC) a officiellement annoncé son nœud de processus de classe 2 nm. Il devrait être livré aux clients en 2025. La société a également révélé plus de détails concernant sa technologie 3 nm, qui devrait commencer la production plus tard cette année.
TSMC a tenu son symposium technologique en Amérique du Nord (s’ouvre dans un nouvel onglet) le 16 juin. Il a parlé de ses technologies avancées, y compris des mises à jour sur ses différents processus et technologies d’emballage. Il a également présenté ses futurs plans d’expansion. Le point culminant pour les passionnés de PC a sans aucun doute été la révélation de son nœud de 2 nm, appelé N2, qui comprend un passage de la technologie FinFET bien établie à une architecture de transistor à nanofeuilles. Nous pouvons nous attendre à voir cette technologie dans nos ordinateurs dans les années à venir.
La technologie nanosheet de TSMC utilise ce que l’on appelle les GAAFET (gate-all-around field-effect transistors). L’objectif est de réduire les effets de tunnel quantique et les fuites, qui constituent un obstacle majeur à la poursuite de la mise à l’échelle des FinFET. Avec les GAAFET, ces effets sont considérablement réduits et la loi de Moore pourrait avoir quelques derniers soubresauts.
N2 offre les gains que vous attendez d’un rétrécissement de processus, y compris des performances supérieures de 10 à 15 % à la même puissance ou une consommation d’énergie inférieure de 25 à 30 % à la même fréquence et au même nombre de transistors par rapport au nœud N3 de TSMC .
Il est important de noter que les schémas de nommage des nœuds deviennent de moins en moins pertinents. Le passage à un nœud plus petit implique des transistors plus petits et une plus grande densité, mais le nœud N2 de TSMC n’impressionnera pas vraiment beaucoup lorsqu’il est mesuré en ces termes, offrant une augmentation de densité relativement mineure de 1,1x par rapport au nœud N3E.
Alors que les appareils construits avec les produits N2 sont encore à quelques années, les produits N3 sont beaucoup plus proches. TSMC a détaillé cinq niveaux N3 différents. TSMC commencera avec sa première génération N3 avant de peaufiner le processus avec N3E (Enhanced), N3P (Performance Enhanced), N3S (Density Enhanced) et le N3X Ultra-High Performance. Les premières puces 3 nm devraient être expédiées aux fabricants à la fin de cette année.
Cela signifierait que N3 ne sera pas utilisé dans le prochain iPhone 14 d’Apple, bien qu’en 2023, des appareils équipés de processeurs M3 soient probables. Il y a des spéculations selon lesquelles Intel pourrait utiliser des tuiles N3 (s’ouvre dans un nouvel onglet) dans ses processeurs Arrow Lake de 15e génération en 2024. Les processeurs Zen 5 d’AMD peuvent également l’utiliser. En ce qui concerne les cartes graphiques, étant donné que Nvidia et AMD allongent leurs calendriers de sortie, les cartes des séries RDNA 4 et RTX 50 sont certainement à au moins deux ans de leur sortie.
Il est beaucoup trop tôt pour spéculer sur les appareils pouvant inclure des produits N2. Les entreprises avec les gros soldes bancaires seront sûrement en première ligne. Les suspects habituels, notamment Apple, Qualcomm, AMD et Nvidia, seront en train de renifler. Beaucoup de choses peuvent cependant changer en quatre ans.