Fuite matérielle renommée @momomo_us a publié ce qui semble être les spécifications des prochains processeurs « Siena » de la série EPYC 8004 d’AMD. Les nouveaux processeurs basés sur Zen 4 devraient arriver sur le marché plus tard cette année ou au début de l’année prochaine et s’adresser aux serveurs à faible puissance qui n’ont peut-être pas besoin des performances les plus élevées, tels que ceux utilisés pour les applications de périphérie et de télécommunications.
Si les spécifications publiées par le bailleur sont exactes, la gamme «Siena» de la série EPYC 8004 d’AMD comprendra au moins six modèles dotés de huit, 16, 24, 32, 48 et 64 cœurs fonctionnant à 2,20 – 2,55 GHz et consommant de 90W à 200W selon le modèle. Pendant ce temps, les processeurs EPYC ‘Siena’ d’AMD disposeront d’un cache L3 jusqu’à 128 Mo, soit deux fois plus petit que le cache L3 du processeur EPYC ‘Rome’ d’AMD avec 64 cœurs.
L’origine des spécifications est inconnue, mais des fuites comme @momomo_us obtiennent généralement leurs informations à partir de documents rédigés par des développeurs de puces ou leurs partenaires. Bien que l’information puisse provenir d’une source légitime, elle peut être préliminaire ou obsolète, alors prenez-la avec un grain de sel.
En général, les spécifications des processeurs « Siena » de la série EPYC 8004 d’AMD semblent plutôt logiques. Ces processeurs sont destinés aux serveurs à faible consommation d’énergie avec un coût total de possession (TCO) réduit qui n’ont pas besoin d’être des champions de la performance, mais doivent être économes en énergie et faciles à construire. En effet, Sienne dépassera un TDP de 200 W, selon les informations récemment publiées.
AMD Siena devrait utiliser la nouvelle plate-forme SP6 de la société, qui est considérablement moins complexe que la plate-forme SP5 utilisée pour les processeurs AMD de la série EPYC 9000, conçus pour offrir le plus grand nombre de cœurs possible et offrir des performances imbattables à ceux qui en ont besoin. Par exemple, le SP6 devrait comporter un sous-système de mémoire DDR5-4800 à huit canaux qui fournira suffisamment de bande passante pour un processeur à 64 cœurs, mais qui est considérablement moins complexe qu’un sous-système de mémoire à 12 canaux du Genoa d’AMD, Genoa-X, et transformateurs de Bergame.