Juste un jour après la prise de vue du socket SP5 d’AMD, la première photo du processeur EPYC Genoa dans sa configuration 12 Zen 4 CCD pleine graisse a été prise.
Processeur AMD Zen 4 Full-Fat EPYC Genoa sur la photo : dispose de 12 matrices de 5 nm pour jusqu’à 96 cœurs
Fuite sur les forums Chiphell, l’image montre un processeur AMD EPYC Genoa non divulgué sans son énorme dissipateur de chaleur. Cette puce comporte un total de 12 CCD et bien que nous ne sachions pas combien d’entre eux sont activés sur cette partie, de telles configurations offriront jusqu’à 96 cœurs et 192 threads. Il y a aussi la matrice IO massive et beaucoup de condensateurs sur l’interposeur qui s’adapteront au boîtier massif LGA 6096.
Avec les récentes rumeurs suggérant que les processeurs Zen 4 destinés aux consommateurs arriveront en production de masse plus tard ce mois-ci, il semble que les processeurs EPYC Genoa pourraient également cibler bientôt la production de masse puisqu’ils sont prévus pour un lancement officiel au second semestre 2022.
Voici tout ce que nous savons sur la plate-forme de serveur AMD SP5 et EPYC Genoa !
En commençant par les détails, AMD a déjà annoncé que EPYC Genoa serait compatible avec la nouvelle plateforme SP5 qui apporte un nouveau socket donc la compatibilité SP3 existerait jusqu’à EPYC Milan. Les processeurs EPYC Genoa prendraient également en charge une nouvelle mémoire et de nouvelles capacités. Dans les derniers détails, il est rapporté que la plate-forme SP5 comportera également une toute nouvelle prise qui comportera 6096 broches disposées au format LGA (Land Grid Array). Ce sera de loin le plus gros socket jamais conçu par AMD avec 2002 broches de plus que le socket LGA 4094 existant.
AMD EPYC Milan Zen 3 vs EPYC Genoa Zen 4 Comparaisons de taille :
Nom du processeur | AMD EPYC Milan | AMD EPYC Gênes |
---|---|---|
Nœud de processus | TSMC 7nm | TSMC 5nm |
Architecture de base | Zen 3 | Zen 4 |
Taille de matrice Zen CCD | 80mm2 | 72mm2 |
Taille de matrice Zen IOD | 416mm2 | 397mm2 |
Zone de substrat (paquet) | À déterminer | 5428mm2 |
Zone de prise | 4410mm2 | 6080mm2 |
Nom du socket | LGA 4094 | LGA 6096 |
TDP de prise max. | 450W | 700W |
Le socket prendra en charge l’EPYC Genoa d’AMD et les futures générations de puces EPYC. Pour atteindre 96 cœurs, AMD doit emballer plus de cœurs dans son package CPU EPYC Genoa. AMD est censé y parvenir en incorporant jusqu’à 12 capteurs CCD dans sa puce Genoa. Chaque CCD comportera 8 cœurs basés sur l’architecture Zen 4. Cela correspond à l’augmentation de la taille du socket et nous pourrions envisager un interposeur de processeur massif, encore plus grand que les processeurs EPYC existants. On dit que le CPU comporte des TDP de 320W qui seront configurables jusqu’à 400W. Vous pouvez trouver plus de détails concernant la plate-forme SP5 ici.
La puce physique est gargantuesque à elle seule avec l’un des plus gros packages CPU jamais vus, comme illustré ci-dessous :
En dehors de cela, il est indiqué que les processeurs EPYC Genoa d’AMD comprendront 128 voies PCIe Gen 5.0, 160 pour une configuration 2P (double socket). La plate-forme SP5 comportera également une prise en charge de la mémoire DDR5-5200, ce qui constitue une amélioration insensée par rapport aux modules DIMM DDR4-3200 MHz existants. Mais ce n’est pas tout, il prendra également en charge jusqu’à 12 canaux de mémoire DDR5 et 2 DIMM par canal, ce qui permettra jusqu’à 3 To de mémoire système en utilisant des modules de 128 Go.
En plus de cela, une diapositive AMD divulguée confirme également que les futurs SOC EPYC offriront des vitesses de broche DDR5 plus élevées allant jusqu’à 6000-6400 Mbps. Cela pourrait probablement faire référence à Turin ou à Bergame puisque ce sont eux qui succèdent à Gênes.
Le principal concurrent de la gamme EPYC Genoa d’AMD serait la famille Sapphire Rapids Xeon d’Intel, qui devrait également être lancée en 2022 avec la prise en charge de la mémoire PCIe Gen 5 et DDR5. La rumeur disait récemment que la gamme n’obtiendrait pas de rampe de volume avant 2023, sur laquelle vous pouvez en savoir plus ici. Dans l’ensemble, la gamme Genoa d’AMD semble être en grande forme après cette fuite et pourrait être une perturbation majeure pour le segment des serveurs si AMD joue ses cartes jusqu’au lancement de Genoa d’ici 2022.
Familles de processeurs AMD EPYC :
Nom de famille | AMD EPYC Naples | AMD EPYC Rome | AMD EPYC Milan | AMD EPYC Milan-X | AMD EPYC Gênes | AMD EPYC Bergame | AMD EPYC Turin |
---|---|---|---|---|---|---|---|
Image de marque familiale | EPYC 7001 | EPYC 7002 | EPYC 7003 | EPYC 7003X ? | EPYC 7004 ? | EPYC 7005 ? | EPYC 7006 ? |
Lancement familial | 2017 | 2019 | 2021 | 2022 | 2022 | 2023 | 2024-2025 ? |
Architecture du processeur | Zen 1 | Zen 2 | Zen 3 | Zen 3 | Zen 4 | ZEN 4C | Zen 5 |
Nœud de processus | 14nm GloFo | TSMC 7nm | TSMC 7nm | TSMC 7nm | 5 nm TSMC | 5 nm TSMC | TSMC 3 nm ? |
Nom de la plate-forme | SP3 | SP3 | SP3 | SP3 | SP5 | SP5 | SP5 |
Prise | LGA 4094 | LGA 4094 | LGA 4094 | LGA 4094 | LGA 6096 | LGA 6096 | LGA 6096 |
Nombre maximal de cœurs | 32 | 64 | 64 | 64 | 96 | 128 | 256 |
Nombre maximal de threads | 64 | 128 | 128 | 128 | 192 | 256 | 512 |
Cache L3 maximum | 64 Mo | 256 Mo | 256 Mo | 768 Mo ? | 384 Mo ? | À déterminer | À déterminer |
Conception de chiplets | 4 CCD (2 CCX par CCD) | 8 CCD (2 CCX par CCD) + 1 IOD | 8 CCD (1 CCX par CCD) + 1 IOD | 8 CCD avec V-Cache 3D (1 CCX par CCD) + 1 IOD | 12 CCD (1 CCX par CCD) + 1 IOD | 12 CCD (1 CCX par CCD) + 1 IOD | À déterminer |
Prise en charge de la mémoire | DDR4-2666 | DDR4-3200 | DDR4-3200 | DDR4-3200 | DDR5-5200 | DDR5-5600 ? | DDR5-6000 ? |
Canaux mémoire | 8 canaux | 8 canaux | 8 canaux | 8 canaux | 12 canaux | 12 canaux | À déterminer |
Prise en charge de la génération PCIe | 64 Gén 3 | 128 génération 4 | 128 génération 4 | 128 génération 4 | 128 Gén 5 | À déterminer | À déterminer |
Gamme TDP | 200W | 280W | 280W | 280W | 320W (cTDP 400W) | 320W (cTDP 400W) | 480W (cTDP 600W) |
Source de nouvelles: HXL