mardi, novembre 26, 2024

Imec dévoile la feuille de route des transistors inférieurs à 1 nm et les plans CMOS 2.0 empilés en 3D

Imec, la société de recherche sur les semi-conducteurs la plus avancée au monde, a récemment partagé sa feuille de route sur le silicium et les transistors inférieurs à 1 nm lors de son événement ITF World à Anvers, en Belgique. La feuille de route nous donne une idée des délais jusqu’en 2036 pour les prochains nœuds de processus majeurs et les architectures de transistors que la société recherchera et développera dans ses laboratoires en coopération avec des géants de l’industrie, tels que TSMC, Intel, Nvidia, AMD, Samsung et ASML, parmi beaucoup d’autres. La société a également décrit un passage à ce qu’elle appelle CMOS 2.0, qui impliquera de décomposer les unités fonctionnelles d’une puce, comme les caches L1 et L2, en conceptions 3D plus avancées que les approches actuelles basées sur les puces.

Pour rappel, dix angströms égalent 1 nm, la feuille de route d’Imec englobe donc des nœuds de processus inférieurs à « 1 nm ». La feuille de route indique que les transistors FinFET standard dureront jusqu’à 3 nm, mais passeront ensuite aux nouvelles conceptions de nanofeuilles Gate All Around (GAA) qui entreront en production à haut volume en 2024. Imec trace la voie vers les conceptions de feuilles de fourche à 2 nm et A7 (0,7 nm) , respectivement, suivis de conceptions révolutionnaires comme les CFET et les canaux atomiques à A5 et A2.

(Crédit image : imec)

Le passage à ces nœuds plus petits devient de plus en plus coûteux au fil du temps, et l’approche standard consistant à construire des puces monolithiques avec une seule grande puce a déjà cédé la place aux puces. Les conceptions à base de puces divisent diverses fonctions de puce en matrices distinctes connectées ensemble, permettant ainsi à la puce de fonctionner comme une unité cohérente, mais avec des compromis.

La vision d’Imec du paradigme CMOS 2.0 comprend la division des puces en morceaux encore plus petits, avec des caches et des mémoires divisés en leurs propres unités avec différents transistors, puis empilés dans un arrangement 3D au-dessus des autres fonctions de la puce. Cette méthodologie s’appuiera également fortement sur les réseaux de distribution d’alimentation arrière (BPDN) qui acheminent toute l’alimentation par l’arrière du transistor.

Examinons de plus près la feuille de route imec et la nouvelle méthodologie CMOS 2.0.

Source-138

- Advertisement -

Latest