lundi, décembre 23, 2024

PCIe 7.0 pour atteindre 512 Go/s, arrivée en 2025

(Crédit image : PCI-SIG)

La conférence des développeurs PCI-SIG 2022 bat son plein et aujourd’hui, le comité des normes derrière l’interface PCIe omniprésente a annoncé que la spécification PCIe 7.0 devrait être publiée pour ses membres en 2025 avec un débit de données allant jusqu’à 128 GT/s. Cela équivaut à 512 Go/s de débit bidirectionnel via une connexion à 16 voies (x16), avant le surdébit d’encodage. Pour rappel, le PCI-SIG est le consortium à l’origine de l’interface PCIe, une norme industrielle ouverte composée de plus de 900 entreprises membres.

PCIe 7.0

(Crédit image : PCI-SIG)

Le PCI-SIG note que l’interface PCIe 7.0 fournira un débit bidirectionnel de 512 Go/s sur une connexion x16, mais c’est avant l’encodage de la surcharge et l’impact de l’efficacité de l’en-tête, qui affectent tous deux la bande passante utilisable.

L’interface PCIe 7.0 continuera à utiliser le codage en mode flit 1b/1b et la technologie de signalisation PAM4 introduite avec PCIe 6.0, une amélioration notable par rapport au codage 128b/130b et à la signalisation NRZ utilisés avec les spécifications 3.0 à 5.0. En tant que tel, la bande passante utilisable dans le monde réel sera légèrement inférieure au chiffre de 512 Go/s, mais représentera toujours un doublement par rapport à l’interface PCIe 6.0.

Comme nous l’avons vu avec le passage à PCIe 4.0 et 5.0, la longueur des traces PCIe se raccourcira à nouveau en raison des taux de signalisation plus rapides. Cela signifie que la distance minimale autorisée sans composants supplémentaires entre le périphérique racine PCIe, comme un processeur, et le périphérique final, comme un GPU, sera raccourcie. En conséquence, les cartes mères auront besoin de plus de resynchronisations et de PCB plus épais composés de matériaux de meilleure qualité que ce que nous avons vu avec les générations précédentes de l’interface, et la prise en charge de PCIe 7.0 entraînera une nouvelle augmentation du prix de la carte mère.

Notamment, la bande passante plus élevée par voie, maintenant à 32 Go/s bidirectionnelle pour une connexion x1, pourrait permettre des connexions « plus fines » pour certains appareils (comme l’utilisation d’une connexion x4 au lieu d’une connexion x8, par exemple).

PCIe 7.0

(Crédit image : PCI-SIG)

Le travail de base pour la spécification PCIe 7.0 intervient après que PCI-SIG a finalisé la spécification PCIe 6.0 plus tôt cette année et fournira un doublement de la bande passante par rapport à l’interface PCIe 6.0 de la génération précédente. Les périphériques PCIe 6.0 ont commencé à être commercialisés en avril par Renesas. Cependant, il faudra encore un certain temps avant que nous voyions des appareils comme les SSD et les GPU qui prennent en charge cette interface rapide – ces spécifications sont généralement ratifiées et finalisées bien avant que nous ne voyions expédier du silicium.

Comme vous le remarquerez, il n’y a pas encore beaucoup de périphériques PCIe 5.0 sur le marché non plus, bien que l’interface soit arrivée sur les cartes mères grand public avec Alder Lake d’Intel et fera également une apparition sur la prochaine plate-forme Zen 4 Ryzen 7000 d’AMD qui arrive Plus tard cette année. Les premiers SSD PCIe 5.0 arriveront en même temps que les processeurs Ryzen 7000, mais nous avons déjà vu des annonces de produits pour les périphériques PCIe 5.0 pour les centres de données et les équipements AI/ML.

En d’autres termes, vous ne verrez pas de périphériques PCIe 7.0 sur le marché avant un certain temps, bien que le PCI-SIG commence maintenant à définir la spécification et espère atteindre son objectif de fournir une nouvelle spécification tous les trois ans. La spécification PCIe 7.0 devrait arriver en 2025, mais nous ne verrons pas les périphériques finaux avant 2028.

  • Objectifs de la spécification PCIe 7.0 :
  • Fournit un débit binaire brut de 128 GT/s et jusqu’à 512 Go/s de manière bidirectionnelle via une configuration x16
  • Utilisation de la signalisation PAM4 (modulation d’amplitude d’impulsion à 4 niveaux)
  • Se concentrer sur les paramètres du canal et la portée
  • Continuer à fournir des cibles à faible latence et à haute fiabilité
  • Amélioration de l’efficacité énergétique
  • Maintien de la rétrocompatibilité avec toutes les générations précédentes de technologie PCIe

Source-138

- Advertisement -

Latest