Lorsqu’AMD a taquiné ses prochains processeurs Ryzen 7000 (Raphael) pour le socket AM5, le fabricant de puces a indiqué que les puces Zen 4 prennent en charge les interfaces DDR5 et PCIe 5.0. Cependant, AMD n’a pas précisé si PCIe 5.0 sera pris en charge uniquement par les processeurs à venir ou par les processeurs et les chipsets de la série 600 d’AMD. Donc, pour l’instant, il semble que PCIe Gen5 soit réservé uniquement aux processeurs.
Cette semaine, il est apparu que PCI-SIG avait validé l’interopérabilité des chipsets AM5 de la série 600 d’AMD avec les périphériques PCIe 4.0 x4 à un taux de transfert de données de 16 GT/s, ce qui peut indiquer que la logique centrale de nouvelle génération de l’entreprise ne prend pas en charge PCIe 5.0. . Considérant qu’ASMedia conçoit des chipsets de marque AMD, il ne sera pas choquant que le développement soit quelque peu désynchronisé avec les processeurs AMD puisque les deux sociétés utilisent des interfaces IP différentes.
Les puces prenant en charge PCIe 5.0 validées par PCI-SIG sont les processeurs Alder Lake et Sapphire Rapids d’Intel, le FPGA d’Intel, le redriver PCIe 5.0 de Phison et le SSD 1743 du contrôleur SSD de Samsung, ainsi que divers modules IP de Broadcom, Cadence et Synopsys. Malheureusement, il n’y a pas tellement d’appareils prenant en charge PCIe Gen5 sur le marché à l’heure actuelle. Pour AMD, un problème plus urgent est de valider ses prochaines plates-formes de bureau avec des périphériques PCIe Gen4 car il s’agit d’une technologie plus répandue et AMD a besoin de ce certificat pour répondre aux exigences des OEM de PC.
Alternativement, le manque d’interopérabilité validée PCIe Gen5 peut signifier que les chipsets de la série 600 d’AMD ne peuvent pas gérer PCIe 5.0 dans leur forme actuelle, c’est pourquoi AMD/ASMedia devra créer une autre révision de silicium sans bogues ou limitations spécifiques.
Une chose à noter à propos de PCIe 5.0 est qu’il est incroyablement compliqué de prendre en charge des vitesses de transfert de données de 32 GT/s. Il est possible d’utiliser des redrivers pour assurer l’intégrité du signal sur de longues distances dans les serveurs. Néanmoins, il sera d’un coût prohibitif avec les ordinateurs de bureau, il est donc d’une importance cruciale de garantir une implémentation idéale de PCIe 5.0 par les chipsets. Si les chipsets de la série 600 d’AMD ont effectivement des problèmes spécifiques avec PCIe Gen5, il n’est peut-être pas logique d’activer cette technologie du tout. Après tout, les processeurs AM5 d’AMD prendront en charge PCIe Gen5 de toute façon.